ネットリスト に関する公開一覧

ネットリスト」に該当した技術の詳細情報一覧です。あらゆる文献や技術を元に、価値のある「ネットリスト」の詳細情報や、「ネットリスト」を活用可能な分野・領域の探索など、目的にあった情報を見つける事ができます。 「ネットリスト」の意味・用法はこちら

1〜20件を表示(5,265件中)1/264ページ目

  1. 【課題・解決手段】送信器及び/又は受信器の1つ又は複数の識別子に基づき変調されている制御情報をPolar符号化し、復号する方法及びデバイスを説明する。いくつかの実施形態は、制御情報ブラインド検出及び復号時のマルチモード・ブロック弁別のためのスクランブル系列設計を説明する。個別のスクランブル・マスクは、符号化DCIメッセージ内の異種のビット・フィールドに適用することがで...

    DCIブラインド検出時のマルチモード・ブロック弁別のためのスクランブル系列設計

  2. 【課題】 ラッパーロジックの形成において不要なフリップフロップ等が追加される事態を低減し、電力削減や使用エリア削減の効果を改善する。【解決手段】 実施形態の回路設計方法は、回路のネットリストに基づき、ラッパーロジックの構成に使用するフリップフロップを決定するステップと、前記決定を行った後に、前記ラッパーロジックの構成に使用するフリップフロップを含むマルチビットフリ...

    回路設計方法およびプログラム

  3. 【課題】プログラマブルロジックを含んだ情報処理装置および情報処理システムにおいて、演算効率の向上を実現する。【解決手段】情報処理装置は、FPGAファブリック部FPGA_FABと、コンフィギュレーションメモリCRAMと、データ監視部CUNTと、コンフィグ制御部CNFGCと、CRAMコントローラCRAMCとを有する。FPGAファブリック部は、ユーザ論理回路を実装し、コンフ...

    情報処理装置

  4. 【課題】設定される初期値として不定値を含む電子回路の動作をシミュレーションする場合において、シミュレーションの精度を効率的に向上させる。【解決手段】シミュレーション実行制御装置30は、電子回路の動作に関するシミュレーションにおいて、電子回路内の特定素子が示す不定値を解消することが期待される解消機能が動作中にその特定素子が不定値を示している、検出対象事象が発生しているこ...

    シミュレーション実行制御装置、シミュレーション実行制御方法、及び、シミュレーション実行制御プログラム

  5. 【課題・解決手段】一形態では、メモリコントローラは、コマンドキューと、アービタと、を含む。コマンドキューは、メモリアクセス要求を受信して記憶する。アービタは、コントローラサイクル中にメモリアクセス要求の中から対応する複数のサブアービトレーション勝者を提供する複数のサブアービタであって、対応するコントローラサイクルにおいて複数のメモリコマンドを提供するために複数のサブア...

    高速メモリインタフェースのためのコマンドアービトレーション

  6. 【課題・解決手段】ホストオンチップ(SoC)は、SoCの内部ブロック間でローカルトラフィックを送信するためのネットワークオンチップ(NoC)と、信頼できないデバイスからのメッセージをホストSoCで受信するための外部プロセッサリンクと、を含む。外部プロセッサリンクと接続されたホストSoC内のトラフィックコントローラは、信頼できないデバイスからの外部トラフィックを1つ以上...

    信頼できない相互接続エージェントをスロットルするためのメカニズム

  7. 【課題・解決手段】命令のエイジオーダーを維持する、アドレス生成時のロードキュー(LDQ)及びストアキュー(STQ)エントリの割り当てのためのシステム及び方法が説明される。具体的には、LDQ及びSTQエントリの書き込みは、アドレス生成時まで延期される。これにより、ロード及びストア動作がディスパッチされ、若い動作(ストア及びロード動作ではない可能性がある)もディスパッチさ...

    アドレス生成時のロード及びストアキューの割り当てのためのシステム及び方法

  8. 【課題・解決手段】マルチスレッドの連想メモリにおける動的な消費電力を低減するための方法及び装置が説明されている。装置は、第1のスレッドに対応する第1の仮想アドレスを受信するように構成された第1の入力と、第2のスレッドに対応する第2の仮想アドレスを受信するように構成された第2の入力と、複数の物理アドレスのうち1つの物理アドレスにマッピングされたバイナリワードをそれぞれ記...

    マルチスレッドモードにおける電力低減のための方法及び装置

  9. 【課題・解決手段】送信のためにアドレスを圧縮する方法及び装置は、第1デバイスにおいて、第2デバイス上のメモリ位置に対するメモリアドレスの要求を含むトランザクションをソースから受信することを含む。メモリアドレスの第1部分が、第1デバイスに配置されたキャッシュに記憶されているかどうかが判別される。メモリアドレスの第1部分がキャッシュに記憶されていない場合に、メモリアドレス...

    アドレスを圧縮するための方法及び装置

  10. 【課題・解決手段】実行ユニット内のロードストアユニットをバイパスすることによって、同じメモリアドレスからストア及びロードする場合のロードレイテンシを減少させるために、ストア及びロードを追跡するシステム及び方法を開示する。システム及び方法は、データを、1つ以上のメモリ依存アーキテクチャレジスタ番号(MdArn)に記憶することと、1つ以上のMdArnをMEMFILEに割り...

    ロードストアユニットをバイパスすることによるストア及びロードの追跡

  11. 【課題】論理ゲート数を削減するようにRTL記述を変更した場合でも変更前のデジタル回路と同等の機能を発揮するようにFPGAを設計する。【解決手段】FPGA設計支援方法は、RTL記述120のうち変換対象となる部分である対象論理121の1つ以上の入力信号と出力信号との情報を受け付けるステップと、対象論理121の1つ以上の入力信号を網羅的に変化させたときの出力信号の値をシミュ...

    FPGA設計支援方法およびプログラム

  12. 【課題・解決手段】一形態では、データ処理システムは、複数のランクを有するメモリチャネルと、データプロセッサと、を含む。データプロセッサは、メモリチャネルに接続されており、複数のランクの各々にアクセスするように構成されている。データプロセッサは、所定のイベントを検出したことに応じて、複数のランクのうちアクティブなランクを選択し、アクティブなランク以外の他のランクを低電力...

    低電力メモリのスロットリング

  13. 【課題・解決手段】テーブルウォーカは、第1アドレスをメモリのページに関連する第2アドレスに変換する要求を要求元エンティティから受信する。対応するテーブルウォーク中に、ページのリバースマップテーブル(RMT)内のエントリ内のロックインジケータが、RMT内のエントリがロックされているとマークするように設定されている場合に、テーブルウォーカは、要求を処理することを停止して、...

    コンピューティングデバイスのメモリ内のページに対するアクセス制御

  14. 【課題】心内及び体表心電図(ECG)信号に基づく心拍の分類を提供する。【解決手段】心内ECG(IC−ECG)信号及び体表ECG(BS−ECG)信号が処理されて、心拍分類を行う。検知された心拍を反映しているBS−ECG信号の、BSアノテーション時間値を含むBSアノテーションが定義される。検知された心拍の心房活動又は心室活動を反映するIC−ECG信号の、ICアノテーション...

    心内及び体表心電図(ECG)信号の時系列及び形態に基づく心拍分類のための装置及び方法

  15. 【課題】対象の拡張現実表示を与えるための方法を提供すること。【解決手段】侵襲的な手術を行う医師は、外科器具での作業を行う際に精度及び正確性を必要とする。外科手術はますます低侵襲性のものとなりつつあり、医師は、カメラを使用して手術部位を観察し、光学機器又はビデオディスプレイを介して器具を誘導しながら手術を行う。理想的には、医師は、患者のリアルタイム画像と、手術器具の操作...

    医療手技におけるナビゲーションを補助するための拡張現実の使用

  16. 【課題・解決手段】ポストパッケージリペアシステムは、メモリチャネルコントローラと、第1エラーカウンタと、スクラバと、データプロセッサと、を含む。メモリチャネルコントローラは、データアクセス要求を対応するメモリアクセスに変換し、メモリインタフェースから受信した応答に応じて返送データをホストインタフェースに提供する。この応答は、返送データと、複数のエラー訂正コード(ECC...

    インテグラルポストパッケージリペア

  17. 【課題・解決手段】一形態において、メモリコントローラは、コントローラと、メモリ動作アレイと、を含む。コントローラは、電力状態変更要求信号を受信するための入力と、メモリ動作を提供するための出力と、を有する。メモリ動作アレイは、複数のエントリを含み、各エントリは、複数の符号化フィールドを有する。コントローラは、電力状態変更要求信号のアクティベーションに応じて、メモリ動作ア...

    セルフリフレッシュステートマシンMOPアレイ

  18. 【課題・解決手段】メモリコントローラは、アクセスアドレスを含むメモリアクセス要求を受信するホストインタフェースと、メモリアクセスをメモリシステムに提供するメモリインタフェースと、アクセスアドレスを、複数の領域のうち選択された領域にプログラム可能にマッピングするために、ホストインタフェースに接続されたアドレスデコーダと、を含む。アドレスデコーダは、それぞれ2のべき乗のサ...

    柔軟なアドレスデコード機能を備えるメモリコントローラ

  19. 【課題】無線ネットワークインフラストラクチャは、静的ノードとローミングモバイルノード(1以上のアクセスポイント)とを有し、不要なハンドオフと不安定なRFゾーンとを回避しつつ少なくとも選択されたコンテキスト認識型モバイルノードによるコンテキスト認識型のサービスを接続されたクライアントに対して提供する。【解決手段】少なくとも静的ノードの各々は、コンテキストの認識が可能なモ...

    コンテキスト認識型無線ローミング

  20. 【課題】デジタル処理装置の性能を向上させる。【解決手段】デジタル処理装置1は、プログラマブル論理デバイスを用いて作成され、第1ビット数を有するデータD1を、第1ビット数を有するデータD2に変換する処理部3と、データD2の線形処理を行う線形処理部4と、を備える。処理部3は、ルックアップテーブル記述方式に基づいて作成された複数の変換回路31と、ブール代数記述方式に基づいて...

    デジタル処理装置、デジタル処理装置の製造方法及びプログラム

  1. 1
  2. 2
  3. 3
  4. 4
  5. 5
  6. 6
  7. ...
  8. 264